'CMOS' 태그의 글 목록
본문 바로가기

CMOS3

[VLSI기초 - CMOS logic] 3. Modeling of CMOS Cells CMOS cell이 회로 상에서 어떻게 존재하는 지 보자. G1 NAND cell을 살펴보면 output에 fanout cell들(G2,G3,G4)을 drive하게 된다. 그리고 net(wire)에 wire cap이 Cs1,Cs2,Cs3,Cs4가 달려있다. 따라서 G1 cell의 output load cap은 Cout(G1) + Cin(G2) + Cin(G3) + Cin(G4) + Cs1 + Cs2 + Cs3 + Cs4 drive strength 크다 = resistance 작다 = size가 크다 = output high/low drive 크다 drive strength 작다 = resistance 크다 = size가 작다 = output high/low drive 작다 여기서 tr의 size는 wid.. 2020. 5. 25.
[VLSI기초 - CMOS logic] 1. CMOS logic basic CMOS(Complementary MOS)는 NMOS와 PMOS로 이루어진 상보대칭형 구조이다. 아래는 대표적인 CMOS 인버터로 input A가 1일때 PMOS는 turn off NMOS는 turn on되어 output z가 0되고 input A가 0일때 PMOS는 turn on NMOS는 turn off되어 output z가 1되는 구조이다. 더 정확한 표현은 Vdd로 pull up Vss pull down된다고 해야할 것이다. 이러한 CMOS inverter는 가장 기존 형태의 CMOS logic이고 이러한 상보대칭형 구조로 NAND,NOR 등등 가능한데 NAND의 구조를 한번 보자 2 input NAND 역시 pull-up구조와 pull-down구조가 상보 대칭형으로 구성되어있다. A와 B가 모두.. 2020. 5. 25.
[VLSI기초 - CMOS logic] 0. MOSFET(NMOS, PMOS) MOSFET(Metal oxide Semiconductor Field Effect Transistor)은 쉽게 말해서 Gate의 Voltage를 통해 source 와 drain 사이에 흐르는 전류를 컨트롤하는 소자를 말한다. 흔히 수도꼭지로 많이 비유한다. 기본 구조는 source, gate, drain, polysilicon, 기판substrate 또는 body 또는 bulk si, SiO2 으로 구성되어있다. SiO2는 절연체를 사용하고, gate는 전도성을 가져야하므로 초기에 금속을 사용하여 MOS라는 이름을 사용했지만 polysilicon으로 대체하여 사용하는 지금에도 관습적으로 사용한다. 소스와 드레인은 물리적으로 동일하여 언제든지 서로 바꾸어 설명이 가능하다. NMOS의 경우, 기판(subst.. 2020. 5. 25.